Just another free Blogger theme




Tugas Pendahuluan 1 Modul 2 
( Percobaan 1 Kondisi 18 )

1. Kondisi [Kembali]
    Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=don’t care led diganti logicprobe

2. Gambar Rangkaian [Kembali]




3. Video [Kembali]




4. Prinsip Kerja [Kembali]
    Sesuai dengan kondisi yang telah dipilih pada modul 2, kita menggunakan 2 IC yaitu ic JK flip flop dan D flip flop sesuai dengan rangkaian pada modul 2 kita menggunakan 7 switch spdt dapat dilihat pada gambar rangkaian pada switch B1 dan B0 di hubungkan pada set dan reset pada JK flip flop dimana pada JK flip flop yang dipakai set dan reset nya di inverter dan akana menghasilkan nilai jika set dan resetnya aktif maka outpt yang didapatkan bergantung pada nilai jk nya jika pada ic nilai K yang aktif maka outputnya yang didapatkan Q' aktif dan Q mati begitupun sebalikan nya jika nilai J yang aktif, pada input clock dikarenkan memiliki gerbang not maka perubahan nilai output pada Q dan Q' akan di triger pada saat falltime, pada Set dan reset dikarenakan ada ineveter jika diberikan input aktif rendah dari switch B1 dan B0 maka output yang di dapatkan akan menjadi kondisi terlarang yang dimana output Q dan Q' tidak boleh sama

    Untuk D flip flop pada input set dan reset di ketahui menggunakan inverter dimana set dan reset disambungkan dengan switch B1 dan B0 dikarenakan B1 dan B0 aktif dan di inverter pada set dan reset maka nilai nya bergantung kepad nilai delay nya jika delay nya aktif maka pada output Q akan aktif dan begitu pun sebaliknya 

Rangkaian Proteus Klik
Video Rangkaian Klik
Datasheet :
7474 (D flip flop) klik disini
74LS112 (J-K flip flop) klik disini

0 komentar:

Posting Komentar