Tugas Pendahuluan 1 Modul 3
( Percobaan 1 Kondisi 14 )
1. Kondisi [Kembali]
Buatlah rangkaian seperti gambar percobaan 1 dengan dengan sumber 3.3V dengan output Seven segment
2. Gambar Rangkaian [Kembali]
Percobaan 1 Kondisi 14
Pada percobaan 1 ini kita menggunakan JK flip-flop yang ada pada modul membuatnya menjadi 4 buah output (4 bit). Cara kerjanya yaitu pertama pin R-S mendapat input dari Vcc sehingga keduanya berlogika 1 dikarenakan input pada pin R-S Aktif rendah. Kemudian pada JK flip-flop yang pertama diberikan satu buah input clock pada pin clk nya, disini pin clk nya adalah active Low yang artinya ketika dia bernilai 0 , maka pada pin Q nya berganti logika (dari 1 ke 0 ). Nah, karena ini adalah rangkaian tipe asinkronus maka clock hanya diberikan pada clk pada JK flip-flop yang pertama, sedangkan input clk JK flip-flop selanjutnya menggunakan output dari JK flip-flop sebelumnya, oleh karena itulah ini menjadi kelemahan dari rangkaian asinkronus, yaitu flip-flop selanjutnya harus menunggu output flip-flop sebelumnya.
5. Link Download [Kembali]
Rangkaian Proteus Klik
Video Rangkaian Klik
Datasheet :
0 komentar:
Posting Komentar